DP-v2.1-mem-clean学习(3.6.8.2-3.6.8.3)
3.6.8.2 LTTPR链路训练启动规范
1、
· 目标寄存器:PHY_REPEATER_MODE(DPCD F0003h)
· 激活值:写入55h或AAh(特定魔数用于模式切换)7
· 触发事件:
当AUX事务成功完成对该寄存器的写入后,LTTPR必须立即准备就绪以响应链路训练
2、LTTPR必须支持2条或4条DP主链路通道(Main-Link lanes)的配置强制支持组合
3、LTTPR必须支持表3-2定义的所有电压摆幅(Voltage Swing)与预加重(Pre-emphasis)组合36
- 可选能力声明:
- 通过VOLTAGE_SWING_LEVEL_3_SUPPORTED位声明对Voltage Swing Level 3的可选支持
- 通过PRE_EMPHASIS_LEVEL_3_SUPPORTED位声明对Pre-emphasis Level 3的可选支持
. 寄存器配置机制
- 能力寄存器:TRANSMITTER_CAPABILITY_PHY_REPEATERx(如LTTPR1对应DPCD F0021h)3
- 位域定义:
- Bit 0:VOLTAGE_SWING_LEVEL_3_SUPPORTED
- Bit 1:PRE_EMPHASIS_LEVEL_3_SUPPORTED
- 位域定义:
4、LTTPR应该支持TPS4
配置自适应机制
- 请求兼容策略:
- 当DPTX请求的电压摆幅(Voltage Swing)或预加重(Pre-emphasis)级别超出LTTPR支持范围时,LTTPR需自动选择最接近的有效配置
- 例如:若DPTX请求Level 3预加重,而LTTPR仅支持至Level 2,则选择Level 2作为替代方案
合规性要求