什么是寄生电容?
寄生电容(Parasitic Capacitance) 是电路中非故意形成的电容,由导体之间的绝缘介质、元件物理结构或电路布局自然产生。它无法完全消除,会在高频或高精度电路中引入干扰、信号延迟或频率响应限制,是电子设计中的关键挑战之一。
1. 寄生电容的产生原因
(1) 物理结构
- 导体间电场:任何两个导体之间存在电势差时,中间绝缘介质(如空气、PCB基材)会形成电容。例如:
- 导线之间:平行走线或相邻层布线。
- 元件引脚:三极管、集成电路引脚间的绝缘间隔。
- PCB层间:多层板中电源层与地层之间的电容。
(2) 半导体器件内部

2. 寄生电容的影响
(1) 高频信号衰减