芯片相关必备
一些芯片相关的技术要素
文章目录
- IP 的NS与EW
IP 的NS与EW
- 描述:指IP在芯片的位置关系,NS是指南北(North and South)。EW是指东西(East and West)。
- NS布局,信号沿着芯片的垂直方向(南北)走线,适合长距离传输,但是可能因为跨区域布线增加寄生电容,影响高频信号完整性。常见于需要与CPU或者其他核心模块垂直对齐的场景。
- EW布局,信号沿水平方向(东西)走线,适合短距离高速传输,减少信号延迟。在LPDR5中,WCK(写时钟)信号的EW布局可降低CK到DQS的延迟(tDQSCK),提升数据速率至6.4Gbps
- 功耗:NS布局可能因为走线引入时序偏差,需要额外补偿电路(例如时钟树综合等)。但是深度睡眠模式下(DSM)下,NS方向的电源管理单元可分区关闭,降低静态功耗。 EW布局通过减少时钟抖动(如LPDR5的WCK方案),更适合高频操作。数据复制功能(如LPDR5中的每8字节粒度)在EW方向可更高效减少IO功耗
- 封装与堆叠设计:NS多见于PoP封装,如LPDR5x位于SoC上方,垂直互联需要哭热分布和信号串扰。 EW多见于HBM等3D内存。但LDPR5的BGA封装通过RDL(再分配层)实现EW方向的多Die互联,优化带宽和面积;
- 场景:EW更利于紧凑设计(如智能手机),NS适合高容量扩展(如车载平台);
- 信号完整性: EW走线通过NT-ODT(非目标端接)模式减少反射噪声,NS走线则依赖LVSTL(低电压摆幅终端逻辑)降低功耗