当前位置: 首页 > news >正文

电路问题处理:SGMII链路中的AC耦合电容摆放位置

SGMII链路中的AC耦合电容摆放位置

目前是有个板子,其上分别有fpga,fpga的gtx口出sgmii千兆以太网链路,通过高速连接器互联,
通常高速差分链路的AC耦合电容放在靠近接收端位置,如果在同一个板内的话没啥疑惑的直接靠近接收端fpga管脚摆放了。但是对于通过连接器互联的模式,是靠近fpga管脚还是摆放在连接器边上呢?fpga的gtx到连接器走线大概4000mil。 

询问后,网上有网友给出建议:

1)这种东西莫衷一是,比如pcie,sata什么的协议有规定靠近发射侧方还是接收侧方,主要是为了限制主板厂家方还是板卡厂家方。对于在板的应用,其实没那么玄乎,放在哪里仿真和实测结果都差不多,没有到会决定你板子成败的地步。板卡上,比如pcie板卡,绝大部分厂家靠近金手指连接器放。

 2)“通常高速差分链路的AC耦合电容放在靠近接收端“,好像没有这个说法吧。放在发送端的居多。不放心的话,就serdes好了。

3)看过的design guide一般是推荐放在发送端靠近连接器的位置

4)看过一个文章,说是仿真结果来看放在发送端和接收端区别不大,都比放在中间强

5)1.25G的SGMII,速度不高,没那么多讲究,随便摆

6)上面的网友,3.25g的xaui呢?

7)问题也不大,取决于器件的IO性能,我在四层板上内存也稳定跑3.2G

结论:

1、SGMII千兆以太网通信,有三组差分线,TX_PN,RX_PN,CLOCK_PN,TX发送时,电容放在FPGA侧;RX接收时,电容放在PHY芯片侧

2、如果有连接器,主板与子板的扣接方式,靠近连接器放置

http://www.xdnf.cn/news/1034425.html

相关文章:

  • 轮廓 裂缝修复 轮廓修复 填补孔洞 源代码
  • 「Flink」Flink项目搭建方法介绍
  • 【飞牛os0.9.9系统使用docker 挂载cgroup2异常问题】
  • 傅里叶级数从三角函数形式到复指数形式的完整推导步骤
  • 位运,模拟,分治,BFS,栈和哈希表
  • Ant Design 版本演进详解:从 1.x 到 5.x 的发展历程
  • 【项目实训#09】智能代码文件助手模式前后端设计与实现
  • 读取配置文件到Settings对象的完整实现
  • synchronized和ReentrantLock的区别
  • gpt3大模型蒸馏后效果会变差么
  • HTTP 请求报文 方法
  • 湖北理元理律师事务所债务优化实务:平衡还款与生活的法律路径
  • 2022mpsPTE岗位笔试题
  • 自动化立体仓库堆垛机控制系统STEP7 FC1功能块 读取位置值SSI接口
  • KJY0047-J1阶段测试
  • 模拟 AJAX 提交 form 表单及请求头设置详解
  • 人工智能学习24-BP激活函数
  • 全球化2.0|云轴科技ZStack联合Teleplex举办技术沙龙 · 吉隆坡站
  • Oracle 单实例双IP配置
  • Qt:Qt桌面程序正常退出注意事项
  • 人工智能学习16-Numpy
  • YOLOv2 训练过程详解:从数据到模型落地的全流程解析
  • 设计模式-创建型模式(详解)
  • 11_13小结
  • 每天一个前端小知识 Day 1
  • 迁移数据库服务器和应用服务器步骤
  • Vue3中v-bind=“$attrs“应用实例
  • 最小费用最大流算法
  • 架构下的最终瓶颈:数据库如何破局?
  • ARDM:一款国产跨平台的Redis管理工具