当前位置: 首页 > ai >正文

fpga系列 HDL:跨时钟域同步 脉冲展宽同步 Pulse Synchronization

Pulse Synchronization

在这里插入图片描述

  • 脉冲同步(Pulse Synchronization)是 FPGA 设计中处理跨时钟域信号传输的常见问题和关键细节。
  • 由于不同步的时钟域之间可能存在相位差或频率差异,可能会导致亚稳态问题或数据丢失。
  • 脉冲同步的主要目标是确保一个时钟域中的脉冲信号能够在另一个时钟域安全接收。

脉冲同步代码实现

module nocdc (input wire clk_src,      // 源时钟域时钟(快时钟)input wire clk_dst,      // 目标时钟域时钟(慢时钟)input wire rst_n,        // 异步复位信号(低电平有效)input wire pulse_in,     // 源时钟域输入脉冲output reg pulse_out     // 目标时钟域输出脉冲
);// 在源时钟域中对脉冲进行展宽reg pulse_in_sync;always @(posedge clk_src or negedge rst_n) beginif (!rst_n)pulse_in_sync <= 0;elsepulse_in_sync <= pulse_in ^ pulse_in_sync; // 展宽脉冲end// 双触发同步reg sync_ff1;reg sync_ff2;always @(posedge clk_dst or negedge rst_n) beginif (!rst_n)beginsync_ff1 <= 0;sync_ff2 <= 0;endelse beginsync_ff1 <= pulse_in_sync;// 第一级同步触发器sync_ff2 <= sync_ff1;     // 第二级同步触发器endend// 边沿检测reg sync_ff3;always @(posedge clk_dst or negedge rst_n) beginif (!rst_n)sync_ff3 <= 0;elsesync_ff3 <= sync_ff2;end// 输出脉冲always @(posedge clk_dst or negedge rst_n) beginif (!rst_n)pulse_out <= 0;elsepulse_out <= sync_ff3 ^ sync_ff2;endendmodule

.vt 激励文件

`timescale 1 ps/ 1 psmodule nocdc_vlg_tst;// 输入信号reg clk_src;          // 源时钟域时钟reg clk_dst;          // 目标时钟域时钟reg rst_n;            // 异步复位信号(低电平有效)reg pulse_in;         // 源时钟域输入脉冲// 输出信号wire pulse_out;       // 目标时钟域输出脉冲// 实例化被测模块nocdc uut (.clk_src(clk_src),.clk_dst(clk_dst),.rst_n(rst_n),.pulse_in(pulse_in),.pulse_out(pulse_out));// 时钟生成:源时钟域时钟initial beginclk_src = 0;forever #5 clk_src = ~clk_src; // 100MHz (周期为 10ns)end// 时钟生成:目标时钟域时钟initial beginclk_dst = 0;forever #8 clk_dst = ~clk_dst; // 62.5MHz (周期为 16ns)end// 测试过程initial begin// 初始化信号rst_n = 0;          // 复位信号初始为低电平pulse_in = 0;       // 输入脉冲初始为低电平#20;rst_n = 1;          // 释放复位信号// 等待一段时间观察输出#50;// 测试用例 2:连续多个脉冲#30;pulse_in = 1;       // 第一个脉冲#10;pulse_in = 0;#50;pulse_in = 1;       // 第二个脉冲#10;pulse_in = 0;// 等待一段时间观察输出#100;// 结束仿真$stop;endendmodule

CG

  • 如果输入脉冲过于窄(小于源时钟周期),可能会导致展宽失败。

  • 单个脉冲也能进行展宽
    在这里插入图片描述

  • 还可以根据需求选择上升沿或下降沿

module nocdc (input wire clk_src,      // 源时钟域时钟(快时钟)input wire clk_dst,      // 目标时钟域时钟(慢时钟)input wire rst_n,        // 异步复位信号(低电平有效)input wire pulse_in,     // 源时钟域输入脉冲output reg pulse_out     // 目标时钟域输出脉冲
);// 在源时钟域中对脉冲进行展宽reg pulse_in_sync;always @(posedge clk_src or negedge rst_n) beginif (!rst_n)pulse_in_sync <= 0;elsepulse_in_sync <= pulse_in ^ pulse_in_sync; // 展宽脉冲end// 双触发同步reg sync_ff1;reg sync_ff2;always @(posedge clk_dst or negedge rst_n) beginif (!rst_n)beginsync_ff1 <= 0;sync_ff2 <= 0;endelse beginsync_ff1 <= pulse_in_sync;// 第一级同步触发器sync_ff2 <= sync_ff1;     // 第二级同步触发器endend// 边沿检测reg sync_ff3;always @(posedge clk_dst or negedge rst_n) beginif (!rst_n)sync_ff3 <= 0;elsesync_ff3 <= sync_ff2;endwire sync_rise_edge = ~sync_ff2 & sync_ff3; // 上升沿检测wire sync_fall_edge = sync_ff2 & ~sync_ff3; // 下降沿检测// 输出脉冲always @(posedge clk_dst or negedge rst_n) beginif (!rst_n)pulse_out <= 0;elsepulse_out <= sync_rise_edge; // 还可以根据需求选择上升沿或下降沿endendmodule
http://www.xdnf.cn/news/1351.html

相关文章:

  • Redis Pipeline 详解
  • Elasticsearch内核探秘:从Shard分配到网络通信的深度实践指南
  • Kafka简介
  • linux内核进程管理(1)——创建,退出
  • Go全栈_Golang、Gin实战、Gorm实战、Go_Socket、Redis、Elasticsearch、微服务、K8s、RabbitMQ全家桶
  • 硬件基本概念
  • 汽车免拆诊断案例 | 2013款大众辉腾车发动机抖动
  • 从物理到预测:数据驱动的深度学习的结构化探索及AI推理
  • STM32提高篇: 蓝牙通讯
  • 量化价值投资的SWOT分析:从传统投资到量化策略的转型
  • chrony服务器
  • 【解读】Chrome 浏览器实验性功能全景
  • Centos安装Dockers+Postgresql13+Postgis3.1
  • 怎么减少tcp 的time_wait时间
  • 机器视觉检测的量子效率QE
  • 精益数据分析(18/126):权衡数据运用,精准把握创业方向
  • 布隆过滤器与哈希 用Java手写一个简单的布隆过滤器
  • MCP 基于 TypeScript 的完整示例,包含stdio、sse多种用法和调试,对于构建自己的API工具链很有用
  • Spring JDBC 的开发步骤(注解方式)
  • LLama-factory微调和推理过程
  • 分布式理论和事务
  • OpenCV 中的角点检测方法详解
  • 3DGS之齐次坐标
  • 【Java面试笔记:基础】13.谈谈接口和抽象类有什么区别?
  • 基于nodeJS代码的通过爬虫方式实现tiktok发布视频(2025年4月)
  • 云原生时代的双轮驱动
  • 基于GMM的语音识别
  • 抱佛脚之学SSM五
  • Linux之彻底掌握防火墙-----安全管理详解
  • 【KWDB 创作者计划】_上位机知识篇---MQTT协议